100进制计数器首先要制作100进制计数器,需要用到2个74LS190N计数器,两个计数器的范围都是从0~99,迹搜逗然而74LS190N自身就是十进制可逆计数器,所以只需要将两个74LS190N芯片级联就可以达到100进制计数器的目的了。PL是低电平有效地,预置数允许端,PL=0,时,预置数输入端P0~P3上的数据被置入计数器。MR是有效地复位端,MR=1时,计数器被复位,所有输出端都为低电平。CPU是加数计时,CPD是减数计时,当CPU=CPD时,计数器处于保持状态,不计数。TCU是进位输出端,当加数计时姿卖达到最大计数值时,即达到9时,TCU在后半个周期(CPU=0)内变成低电平,其他情况均为高电平。TCU借位为输出端,当减数计时器计时到零时,TCU在时钟的后半个周期(CPD=0)内变成低电平,其他情况均是高电平。为实现100进制的计数可把第一芯片的TCU,TCD分别接后一级的CPU,CPD就可以级联使用,这就达到了0~99的技术过程了。电路仿真图:¥5.9百度文库VIP限时优惠现在开通,立享6亿+VIP内容立即获取100进制计数器100进制计数器首先要制作100进制计数器,需要用到2个74LS190N计数器,两个计数器的范围都是从0~99,然而74LS190N自身就是十进制可逆计数器,所以只需要将两个74LS190N芯片级联就可以达到100进制计数器的目的了。PL是低电平有效地,预置数允许端,PL=0,时,预置数输入端P0~P3上的数据被置入计数器。MR是有效地复位端,MR=1时,计数器被复位,所有输出端都为低电平。CPU是加数计时,CPD是减数计时,当CPU=CPD时,计数器处于保持状态,不计数。TCU是进位输出端,当加数计时达到最大计数值时,即达到9时,TCU在后半个周期(CPU=0)内变成低电平,其他情况均为高电平。TCU借位为输出端,当减数计时器计时到零时,TCU在时钟的后半个周期(CPD=0)内变成低电平,其他情况均是高漏清电平。为实现100进制的计数可把第一芯片的TCU,TCD分别接后一级的CPU,CPD就可以级联使用,这就达到了0~99的技术过程了。
标签:计数器